Intel rezygnuje z magistrali pierścieniowej na rzecz siatki połączeń

poprzednie następne

Atak na rynek serwerów ze strony AMD zmusił Intela do drastycznych zmian w budowie Xeonów, które począwszy od wersji z rdzeniami Skylake-X zostaną pozbawione magistrali pierścieniowej na rzecz bezpośrednich połączeń budujących całą siatkę. Dzięki temu wzrośnie przepustowość, a sygnał będzie mieć niższe opóźnienia. To z kolei oznacza wzrost wydajności i większą energooszczędność. Niestety nowy mechanizm niesie też ze sobą wiele problemów i wymusza większy nakład pracy oraz środków finansowych.

Magistrala pierścieniowa nie była rozwiązaniem idealnym, ale pozwalała na łatwe projektowanie nowych modeli CPU. Przy siatce połączeń nie jest to już tak proste. To właśnie z tego powodu Intel wciąż tkwi przy rozwiązaniu które po raz pierwszy zostało wcielone w życie w roku 2010.

Tak będzie: